1F推 : partition做多久都不會有做whole chip的觀念,這兩 08/12 21:55
2F→ : 著重的東西不一樣,所以whole chip都是做中學,尤 08/12 21:55
3F→ : 其驗證這塊,只要開始做就是在學,沒做過做再多part 08/12 21:56
4F→ : ition都一樣 08/12 21:56
5F推 : Partition 做久也不一定會有chip level的view,現在 08/12 23:05
6F→ : chip 都比較大,分工也比較細,如果能力不夠或是不 08/12 23:05
7F→ : 主動爭取,可能就是萬年partition 了,建議可以從一 08/12 23:05
8F→ : 些test chip或是較小的flatten design下去碰,把chi 08/12 23:05
9F→ : p level的view慢慢建立起來會比較好XD 08/12 23:05
10F→ : 老實說 有做過top 出去外面也不會比較多錢 08/12 23:35
11F推 : 看人耶,也看你們公司design的複雜度,有系統化的訓 08/13 00:11
12F→ : 練可能快一點2就可以了,慢一點3-5年,不過說真的一 08/13 00:11
13F→ : 般都不缺whole chip,很多人只是缺少機會沒訓練過 08/13 00:12
14F推 : 到業界走過一圈就會知道,top不值錢,值錢的是high 08/13 00:14
15F→ : speed、7nm以下先進製程、low power這幾項 08/13 00:14
16F→ : 面試了一輪外商,認同c大講的,只有問low power 經 08/13 01:07
17F→ : 驗,很少whole chip 問題 08/13 01:07
18F推 : ic layout 也差不多 Whole chip大概也是老手在弄 08/13 06:58
19F→ : 資深的大概也是做到退休 08/13 06:58
20F推 : top就是雜事多(協調溝通所有block/跑一堆signoff f 08/13 11:01
21F→ : low),本身純技術成分不高比較吃經驗而已,然後再 08/13 11:01
22F→ : 看公司組織FP是誰主導apr top話語權到哪,如果只是 08/13 11:01
23F→ : 按圖施工的top技術含量又更低了 08/13 11:01